英特尔公布芯片发展战略:堆叠式“小芯片”
2018-12-14 14:48:50爱云资讯
据美媒The Verge 12月12日报道,在本周英特尔的架构日(Architecture Day)活动上,英特尔为其未来处理器的开发制定了一个非常清晰的战略,其中大部分将围绕把现代CPU的各个部件分解成独立的可堆叠的“小芯片”(chiplet)。
英特尔的目标是在2019年末推出基于Foveros 3D堆叠技术的产品,这将是业内首次把堆叠技术运用于芯片内部。如今市场上已经有堆叠内存,英特尔正将类似的技术应用于CPU中,使其设计人员能够在已经组装好的芯片上大幅缩减额外的处理能力。片上内存、功率调节、图形和AI处理都可以构成单独的小芯片,其中一些可以堆叠在一起。这种模块化的方式不仅能提供更好的计算密度及灵活性,而且有助于英特尔攻克其最大的挑战之一:以10纳米(10nm)规模构建完整芯片。
此前,英特尔的10nm线路图一直在不断下滑,很有可能是英特尔在该项目中面临着难以克服的工程问题。美国科技网站SemiAccurate10月的一份报告甚至暗示英特尔已完全取消其10nm计划,尽管英特尔这家老牌芯片制造商否认了这一传言,并称其“在10nm上取得了良好的进展”。
事实上,从英特尔的最新公开来看,两者言论可能都属实。在研发Foveros的过程中,英特尔表示会采用“2D堆叠”,即将各种处理器组件分离成更小的芯片,每个芯片都可以使用不同的生产节点制造。这样,英特尔可以提供名义上的10nm CPU,但是其中仍具有14nm和22nm芯片模块。
此次英特尔也宣布了Sunny Cove将于2019年下半年成为新一代Core和Xeon处理器核心。英特尔承诺,将改善延迟并允许更多操作并行执行(因此更像GPU)。在显卡方面,英特尔还推出了新Gen11集成显卡,旨在打破1 TFLOPS屏障,这将是2019年“10nm”处理器的一部分。此外,有关在2020年之前推出一款独立的图形处理器的计划没有改变。
- 产学联手 英特尔助力AI应用型人才培养新生态
- 英特尔携众多生态伙伴助力零售行业探索数字化升级新路径
- 更快、更安全、更稳定!英特尔助阵深信服SASE服务焕新升级!
- 新升级 浪潮信息边缘服务器支持英特尔第五代至强处理器
- MWC 2024:英特尔以绿色5G核心网芯片推动网络基础设施转型升级
- 英特尔展示下一代至强处理器,助力vRAN性能显著提升
- 英特尔到访攀升科技,共谋创新与发展
- 深入解析第五代英特尔至强处理器:64核心、更大的三级缓存和更快的内存
- 英特尔酷睿第14代处理器加持,联想拯救者高能新品开售
- 联想拯救者新品火热开售:搭载英特尔酷睿第14代处理器,性能全面提升
- 英特尔发布网络与边缘创新产品,驱动未来基础设施现代化及货币化转型
- 立足当下,稳步前行,英特尔推动至强处理器持续创新
- 英特尔首推面向AI时代的系统级代工
- 释放AI算力无限可能,英特尔协同合作伙伴加速行业智能化升级!
- 英特尔实现3D先进封装技术的大规模量产
- 第五代英特尔至强可扩展处理器以强劲性能,打造更“全能”的计算